• 助力网络强国建设
  • 引领科研信息化发展
     首页 >> 系列报告 >> 网络安全和信息化动态 >> 《网络安全和信息化动态》2020年第12期 >> 目录 >> 技术与基础设施

欧洲处理器计划完成首版RISC-V架构

放大 缩小

据欧洲处理器计划(EPI)官网119日报道,EPI合作伙伴已经完成名为EPAC的首版RISC-V加速器架构,并预期明年完成EPAC测试芯片并交付。

代号为“泰坦”(Titan)的EPAC测试芯片将与PCIe EPAC测试平台相辅相成,实现对RISC-V处理器架构的测试和增强,便于未来进行芯片改进并创建原型系统。在软件层面,EPI已经有了一个支持RISC-V向量内在函数和C/C ++代码自动并行化的编译器,并正在仿真平台上评估生成的代码,为应用程序、编译器和架构的整体协同设计提供详细的见解。EPI还在使用其他软件开发工具(SDV)为其异构ARM+RISC-V架构调试操作系统。

来源:欧洲处理器计划

附件: